FC2カウンター FPGAの部屋 FPGA BBSの記事”fanoutを減らしたい・・・”
FC2ブログ

FPGAやCPLDの話題やFPGA用のツールの話題などです。 マニアックです。 日記も書きます。

FPGAの部屋

FPGAの部屋の有用と思われるコンテンツのまとめサイトを作りました。Xilinx ISEの初心者の方には、FPGAリテラシーおよびチュートリアルのページをお勧めいたします。

FPGA BBSの記事”fanoutを減らしたい・・・”

FPGA BBS”fanoutを減らしたい・・・”という記事が載っていた。
その記事では、16ビットのデータバスのイネーブルを16個に分割して、遅延を減らしいたいということだった。でも、例によって、XSTでFFが削除されてしまい苦労されたようだ。いろいろ試されたそうで、keep属性もmax_fanout属性も駄目だったそうだ。
私も”DDR2 SDRAMコントローラのインプリメントテスト2(動作周波数の確保2)”でXSTのmax_fanout属性を使用して、ファンアウトをツリー状に負荷を分散していった。その時はmax_fanout属性でうまくいったのだが、うまくいかなかったようだ。まあそういうこともあるということで。。。
その方が、試してうまくいったのが、equivalent_register_removal制約だそうだ。これは、ISE10.1のマニュアル XSTガイド381ページの”等価レジスタの削除 (EQUIVALENT_REGISTER_REMOVAL)”に書いてあるようだ。
忘れないように、このブログにメモしておく。

しかし、FPGA BBSの記事を書かれた方は、もしかして、私のブログを見ていただいているのだろうか?
  1. 2008年07月10日 17:40 |
  2. FPGAチップ内の配線方法
  3. | トラックバック:0
  4. | コメント:2

コメント

.

marseeさん、はじめまして。
そのBBSのスレ主のMorizzoと申します。「スレ主」とはいうものの完全な自己完結クンで、全然“スレ”にはなってませんが・・・。

そうです、marseeさんのブログは大いに参考にさせていただきました!とても論理的で明快な書き込みがいっぱいで大変助かっています。私のようなナンチャッテFPGA使い(しかも本業はソフト屋さん)とは思考論理が違うのかなぁ...(汗

また、ときどき(or困ったことがあったら)見に来ますね。
  1. 2008/08/08(金) 14:33:46 |
  2. URL |
  3. Morizzo #GYkiIEqA
  4. [ 編集 ]

Morizzoさん、こんにちは。
勝手にネタにしてしまってすみません。
見ていただいているそうで、ありがとうございます。
  1. 2008/08/08(金) 19:38:34 |
  2. URL |
  3. marsee #-
  4. [ 編集 ]

コメントの投稿


管理者にだけ表示を許可する

トラックバック URL
https://marsee101.blog.fc2.com/tb.php/831-8eb60a25
この記事にトラックバックする(FC2ブログユーザー)